Estimating Worst-Case Power Consumption of Combinational Circuits Modeled as Neural Networks / Macii, Enrico; Poncino, Massimo. - (1995), pp. 60-65. (Intervento presentato al convegno GLS-VLSI-95: IEEE/ACM 5th Great Lakes Symposium on VLSI tenutosi a Buffalo, NY) [10.1109/GLSV.1995.516025].

Estimating Worst-Case Power Consumption of Combinational Circuits Modeled as Neural Networks

MACII, Enrico;PONCINO, MASSIMO
1995

1995
0818670355
File in questo prodotto:
Non ci sono file associati a questo prodotto.
Pubblicazioni consigliate

I documenti in IRIS sono protetti da copyright e tutti i diritti sono riservati, salvo diversa indicazione.

Utilizza questo identificativo per citare o creare un link a questo documento: https://hdl.handle.net/11583/1870514
 Attenzione

Attenzione! I dati visualizzati non sono stati sottoposti a validazione da parte dell'ateneo